#author("2025-03-06T13:52:41+00:00;2025-03-04T13:39:30+00:00","external:SUCCESS","SUCCESS")
#author("2025-03-06T13:53:06+00:00;2025-03-04T13:39:30+00:00","external:SUCCESS","SUCCESS")
*機種情報/SC-8850 [#j23b2c6e]
このページは作成中です。

**基板写真 [#i6290ebb]
&attachref(SC-8850_pcb.jpg,zoom,600x600);

**部品情報 [#wc218803]
|パーツ|シルクNo|型番/スペック|h
|MAIN BOARD|||
|CPUクロック|X2|MA-406 7.056MHz|
|メインCPU|IC1|HD64F7017F28/SH7016|
|マスタークロック|X3|MA-406 24.576MHz|
|PCMカスタムIC|IC5,IC6|RA09-002 (XP6)|
|EFXカスタムIC|IC7|MB87837PF-G-BND|
|DAC|IC36,IC39|AK4324-VF-E2|
|OUTPUT PRE-AMP1|IC46,IC47|uPC4570G2-E2|
|ANALOG BOARD|||
|OUTPUT PRE-AMP2|IC3,IC7|uPC4570G2-E2|
|OUTPUT LINEOUT AMP|IC2,IC5|M5218AFP-600E|
|OUTPUT PHONES AMP|IC1|M5218AFP-600E|
|INPUT OPAMP|IC4|uPC4570G2-E2|

**プローブポイント [#z87f7642]
&attachref(SC-8850_ProbePoint.png,zoom,600x600);

**DAC入力波形 [#te625ec3]
***概要 [#wfcf6e83]
-LRCK:32kHz
-BCK:64fs(2.048MHz)
-SDAT:DAC(AK4324VF)の仕様と設定から、LRCK=Hの際にLch出力する24bit MSBファーストの右詰データであることが分かる。
***実機信号波形 [#z3408701]
-1サイクル分~
&attachref(SC-8850_signal_1.png,zoom,1200x800);~
-BCK拡大~
&attachref(SC-8850_signal_2.png,zoom,1200x800);~

トップ   編集 差分 履歴 添付 複製 名前変更 リロード   新規 一覧 検索 最終更新   ヘルプ   最終更新のRSS